-
19 feb 2025
-
Designing with an ARM-based SoC
Leer een systeem te ontwerpen met de ARM® Cortex®-A9 hard processor-systeem (HPS) op Cyclone® V, Arria® V en Arria® 10 SoC's. Leer de hardware-aspecten om het SoC-systeem met behulp van praktische voorbeelden te ontwerpen. Leer hoe u dit processor component in een Qsys-systeem kunt toevoegen en configureren. Voer de debug van het hardware systeem uit met behulp van de foutopsporings hulpmiddelen zoals Signal Tap logic analyzer & System Console. Leer hoe de overdracht van de hardware naar softwarebestanden gaat en om de aspecten van de softwareontwikkeling te vereenvoudigen. Voer low-level debug uit van de FPGA interactie met de software debugger. Ontdek hoe FPGA & HPS-componenten kunnen worden geladen en opgestart. Na voltooiing kunt u het SoC-apparaat in uw eigen ontwerp gebruiken. *ARM en AMBA zijn gedeponeerde handelsmerken van ARM Limited (of haar dochterondernemingen) in de EU en/of elders. Alle rechten voorbehouden.
Na afronding van de training bent u in staat om:
- Creëer, beheer en compileer een SoC gebaseerde FPGA in de Qsys-tool..
- Simuleer de HPS-interfaces met behulp van de Qsys-testbank en de simulatiemodel genererende functies.
- Het ontwerpen en debuggen van een SoC met behulp van de system console tool.
- De overdracht uit te leggen van de hardware naar het softwarebestand.
- Ontwerp en debug met een op Cyclone® V gebaseerde ontwikkelkit.
Vereiste vaardigheden
- FPGA-kennis is niet vereist, maar wel meegenomen.
Vereisten
Wij raden u aan eerst de volgende trainingen af te ronden:
- Introduction to the Platform Designer System Integration Tool (Qsys).
Vervolg trainingen
Na afronding van deze training raden we de volgende trainingen aan (niet noodzakelijk in deze volgorde):
- Developing Software for an ARM-based SoC.